# بسم الله الرحمن الرحيم

### رحلتي من تغميس الشاي الى البروسيسور

جميع ما هو مكتوب خالي من حقوق الطبع والنشر وتمت كتابته لوجه هللا عز وجل

## Sequential Logic Design



احنا شرحنا عن الـ combinational logic الاخراج الخاص فيو بعتمد على الـ inputs الحالية.

في هذا الفصل راح نشرح تحليل وتصميم الـ sequential logic الخاص فيها بتعتمد على الخاص الخاص الخاص فيها بتعتمد على الـ input الحالية والسابقة وكمان عندو memory .

عندو ذاكرة عشان للحفاظ على المعلومات السابقة.

state of a digital sequential circuit : هي مجموعة من البتات تسمى state variables والتي تحتوي على كافة المعلومات عن الماضي او السابق المطلوبه عشان تفسر سلوك المستقبلي لدائرة الحالة هاي بتشمل معلومات عن الحالة السابقة للدائرة والتي تؤثر على مستقبل الدائرة .

راح نبدأ بشرح الـ flip flop وهي عبارة عن دوائر بسيطة تخزن بتا واحده من الـ state .

#### **LATCHES AND FLIP-FLOPS**



الاساس عشان تبنى الـ memory هو الـ bistable element وهو عنصر ذو حالتين مستقرتين.

الـ (a) بوضح لك bistable element بسيط بتكون من inverters 2 متصلة في الـ loop

الـ (b) بوضح لك نفس الصورة الي موجودة في a لكن تم اعادة رسمها للتاكيد العاكسات مترابطة بمعنى a الـ Input I1 هو الـ output الخاص في 12 والعكس صحيح.

الدائرة هاي ما بتحتوي على مدخلات لكن بتحتوي على مخرجين `Q & Q .

Q` على الدائرة بختلف عن تحليل الدائرة combinational لانها هاي دائرية الQ بعتمد على الQ والـ Q بعتمد على Q .

نفترض حالتين الـ Q = 0 او الـ Q = 1 او Q = 0 او الـ الحالة الاولى بكون عنا

> CASE 1:

اذا الـ Q = Q

لو تلاحظ عندك في هاي الصورة في (a) الـ 12 مبدئيا بكون FALSE 0 لكن بنتج اخراج 1 TRUE وفي الـ 11 بكون الادخال 1 TRUE والاخراج بكون FALSE 0 .

وهذا الافتراض بتفق مع الافتراض الاصلى Q = 0 فا بهاي الحالة بكون بتكون Stable مستقرة.

اذا الـ Q = 1

لو تلاحظ عندك في هاي الصورة في (b) مدخل 12 يكون TRUE والاخراج ينتج عنه 0 FALSE و 11 الادخال FALSE 0 و 11 الادخال FALSE 0 و 18 .

وهذا يعنى انه Stable مستقر.



العاكسات عندها بس حالتين مستقرتان الـ 0 و الـ 1 وتمسى bistable بس في نقطة لازم تعرفها هو ان الدائرة عندها حالة ثالثه بين الـ 0 و الـ 1 بتكون محتمله وبكون اسمها metastable وراح نناقشها بعدين.

العنصر مع N Stable State و Iog2N of information لذالك يخزن الـ N Stable العنصر مع element بتا واحد.

والعاكسات في Q binary state variable قيمة الـ Q بتخبرنا بكلشئ عن الماضي وهو ضروري لشرح سلوك المستقبلي لدائرة.

اذا كانت Q = 0 راح تضلها للابد 0 واذا كانت 1 راح تضلها 1 للابد.

وحدة من ابسط الدوائر الـ sequential هي الـ SR Latch بتكون من بوابتين sequential . gates



عندو مدخلين S & R ومخرجان Q & Q هو بشبه الـ cross-coupled inverters الي شرحناه فوق ولكن الفرق هو بنقدر نتحكم في حالتو من خلال الـ R & S فوق ما كنا بنقدر نتحكم في حالتو ما عنا مدخلات مدخلات لحالها وبتتبدل لحالها هون بنقدر نتحكم في الـ Q بشكل عادي.

احدى الطرق الجيده لفهم مثل هاي الدوائر والدوائر الغير مالوفه هو استخدام الـ Truth Table والـ nor gate شرحناها تنتج 1 عندما تكون 00 وتنتج صفر للكل.

#### الحالات:

• الحالة الاولى:

R = 1, S = 0

الـ N1 راح يكون FALSE والـ N2 راح تكون TRUE .

• الحالة الثانية:

R = 0, S = 1

في N1 بكون الادخال 0 وراح يكون الاخراج 1 يعني TRUE اما عند N2 الادخال راح يكون 1 يعني TRUE والاخراج راح يكون العكس بسبب العاكس يعنى راح ينتج FALSE 0 .

• الحالة الثالثة:

تعتبر حاله غير مستقره

| Case | S | R | Q         | $\bar{Q}$             |
|------|---|---|-----------|-----------------------|
| IV   | 0 | 0 | $Q_{pro}$ | $\overline{Q}_{prev}$ |
| - 1  | 0 | 1 | 0         | 1                     |
| П    | 1 | 0 | 1         | 0                     |
| Ш    | 1 | 1 | 0         | 0                     |

متغیرات الـ S & R تسمى Set & Reset

الـ reset bit يدل على جعله reset bit

. complementary تكون Q & Q` عالبا ما تكون الـ 'Q & Q



الصورة هاي بتمثل كـ symbol

استخدام الرموز عشان نسوي تجريد ونشيل التفاصيل.

في طرق مختلفه عشان نسوي SR Latch منها استخدام بوابات منطقيه او ترانزيستورات. مثل الـ bistable element SR Latch يعتبر الـ cross-coupled inverters يعتبر الـ oross-coupled inverters عند تأكيد R، تتم إعادة تعيين الحالة إلى O.

عندما يتم التأكيد على ٥، يتم تعيين الحالة على 1.

وعندما لا يتم التاكيد اي من القيم تحتفظ في حالة القيمة القديمه.

#### **D** Latch

الـ SR Latch يعتبر غريب خاصه لما الـ S & R يصيرو 1 في نفس الوقت.



Q = 0 Reset

**Q** = 1 Set

هاي صورة على بتفرجيك الـ D Latch عندها D الـ D هو الـ Data Input هو الي بتحكم شو الـ Data Input هو الي بتحكم شو الـ State راح تكون.

الـ CLK هو الـ Clock Input بتحكم في الوقت الذي يجب ان تتغير به الـ Clock Input .

وهاي الصورة فيها الـ Truth Table الخاص في الـ D Latch .

مبدئيا العقد الداخلية: D, R & S.

اذا كانت الـ CLK = 0 الـ S & R بكونو FALSE بغض النظر عن قيمة D .

اذا كانت الـ CLK = 1 بوابة الـ AND راح تنتج TRUE والاخرى FALSE اعتمادا على قيمة الـ D .

لما الـ CLK = 0 لو تلاحظ الـ Q & Q بتساوي قيمتها القديمه .

على كل حال منطقيا في جميع الاحوال الـ Q هو الـ complement او المكمل لـ `Q والعكس صحيح.

#### **D Flip-Flop & Latches**



الصورة بتوضح اذا كانت الـ CLK = 0 الموضوع راح يكون كلو FALSE و ممكن تجرب لحالك وبغض النظر عن قيمة D.

اذا كانت الـ CLK = 1 بوابة AND راح تنتج وحدة TRUE والاخرى FALSE اعتمادا على قيمة D.

في جميع الحالات Q بتكون مكمل لـ `Q .

التفصيل

قي (b) لو تلاحظ عندك الـ Truth Table في عندك عقد داخلية D, S & R اذا كانت الـ CLK = 0 اله CLK = 0 الم الله D, S & R & S وحده منهم راح تكون TRUE والاخرى FALSE R & S راح تكون TRUE اما اذا كانت R & S الله = 0 وعندما تكون R & S اله Qprev اعتماد على قيمة الـ Q وعندما تكون R & CLK = 0 اله Qprev واعتماد على قيمة R

وترى ان الـ CLK تتحكم في وقت التدفق البيانات من خلال الـ Latch .

عندما يكون CLK = 1، يكون transparent بمعنى يسمح بتمرير البيانات.

عندما يكون CLK = 0 يكون opaque بمعنى لا يسمح بتمرير البيانات تكون معلقة ويحتفظ بالقيمة القديمة.

الـ symbol او رمز المزلاج هذا يظهر في صورة (c).

D flip-flop -1





الـ D فليب فلوب يمكن بنائه من خلال two back-to-back D latches ويتم التحكم فيهما بواسطة الـ CLK complementary clocks

الـ Latch الاول L1 يسمى Latch

الـ Latch الثاني L2 يسمى Latch .

والـ nodes الى بينهم N1.

والـ Symbol الرمز لـ D Flip Flop موجود في صوره (b).

عندما لا يكون بحاجة لمخرج Q غالبا بتكون مثل صورة (c). هل ممكن ان لا يكون بحاجة الى مخرج Q و نعم من الممكن احد هاذي الاسباب لتشفير لحفظ خصوصية الـ output او لتبسيط او اصلا اذا لم تكن مهتم في العاكس للـ output .

لما تكون الـ CLK = 0 يكون الـ Master Latch راح يصير transparent والـ slave Latch راح يصير opaque .

بمعنى اي قيمة عند الـ D راح تنتشر من خلال الـ N1 .

اما عندما تكون الـ CLK = 1 الموضوع بصير العكس الـ Master بصير CLK والـ opaque والـ slave بصير transparent والقيمة تنتشر في Q الى الـ Q وعند الـ Q وعند الـ transparent

عندما تتغير الـ CLK من 0 الى 1 في هذه اللحظة يتم نسخ القيمة الموجودة في D الى Q .

#### Register

الـ N-bit Register عبارة عن N Flip-Flop بتشترك في مدخل الـ CLK بحيث كل البتات يتم تحديثها بنفس الوقت .



الصورة هاي بتوضح الرسم التخطيطي والرمز (symbol) لـ 4-bit register مع ادخالات inputs الي هي من D0:D3 ومخرجات من Q0:Q3 .

#### **Enabled Flip-Flop**

هذا النوع من الـ flip flop يضيف ادخال اخر يسمى EN OR ENABLE لتحديد ما اذا كان سيتم تحميل البيانات على الـ Clock Edge .

عندما تكون EN = TRUE يتصرف مثل cordinary D flip-flop

عندما تكون EN = FALSE الـ Flip Flop يتجاهل Clock ويقوم بحفظ حالته.

الـ Enabled flip-flops بتكون مفيدة عندما نرغب في تحميل قيمة جديدة في الـ flip flop في وقت معين وليس على كل clock edge .



الصورة هاي بتوضح طريقتين لانشاء enabled flip-flop من خلال الـ D Flip Flop و بوابة اضافية.

في (a) يختار الـ MUX القيمة الي ستمر عند الـ D Input اذا كانت الـ EN = TRUE ستعمل بشكل طبيعي.

اما

EN = FALSE والـ CLK = FALSE سيحتفظ في قيمته القديمة.



#### AhmadAlFareed

Twitter: <a href="https://twitter.com/dr\_retkit">https://twitter.com/dr\_retkit</a>

YouTube: https://www.youtube.com/@retkit1823